中芯与灿芯40LL ARM Cortex-A9成功流片

发布时间:2012-2-27 18:19    发布者:eechina
关键词: Cortex-A9 , 灿芯 , 中芯
灿芯半导体(上海)有限公司(以下简称“灿芯半导体”)与中芯国际集成电路制造有限公司(“中芯国际”)及 ARM 今日联合宣布,采用中芯国际40纳米低漏电工艺的 ARM  Cortex-A9 MPCore 双核测试芯片首次成功流片。

该测试芯片基于 ARM Cortex-A9 双核处理器设计,采用了中芯国际的40纳米低漏电工艺。处理器使用了一个集 32K I-Cache 和 32K D-Cache,128 TLB entries,NEON 技术,以及包括调试和追踪技术的 CoreSight 设计套件。除高速标准单元库,该测试芯片还采用高速定制存储器和单元库以提高性能。设计规则检测之签核流程(sign-off)结果已达到900MHz(WC),预计2012年第二季度流片结束后,实测结果将达到1.0GHz。

灿芯半导体总裁兼首席执行官职春星博士指出:“ARM Cortex-A9双核测试芯片采用了中芯国际的40纳米低漏电工艺,大幅缩短了整个芯片设计时间,并且降低了开发成本与流片风险,这一系列工艺技术和设计上的优化措施将推动高性能的 Cortex-A9处理器快速面市。我们很高兴在处理器内核及其优化实现上与 ARM 及中芯国际建立紧密的合作伙伴关系,该测试芯片的顺利流片再次证明了三家公司合作的成功。有了 ARM 和中芯国际的支持,我们必将为需要高性能 ARM 内核的客户带来巨大价值。”

中芯国际首席商务长季克非表示:“通过与 ARM 和灿芯的密切合作,中芯国际能够为客户提供一个快速实现从设计到生产的完整平台。我们十分重视与灿芯、ARM 的合作伙伴关系。也正因为他们的努力,我们才能达成此40纳米技术的重要里程碑,这对我们‘为客户提供最先进的制程技术’的共同承诺是最有力的证明。中芯国际40纳米技术结合 ARM Cortex-A9处理器和灿芯的设计流程,将有助于满足高性能和低功耗消费电子产品日益增长的需求。”

ARM 中国区总裁吴雄昂说:“在中国,ARM 坚持致力于与合作伙伴共同努力,创造一个推动创新与成长的生态系统。这个与灿芯半导体、中芯国际共同创造的重要里程碑,证明了通过我们的合作,可以承诺并最终实现以高性能、低功耗的产品,来更快地满足市场不同领域的需求。”
本文地址:https://www.eechina.com/thread-86589-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
HLQIAN628496 发表于 2012-3-5 21:52:42
哦。
qhdwood 发表于 2012-3-9 12:44:24
继续努力
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表