MathWorks HDL工具新添 Xilinx FPGA 硬件验证功能

发布时间:2011-6-8 12:00    发布者:Liming
关键词: MathWorks-HDL , Xilinx-FPGA , 硬件验证
MathWorks 日前宣布适用于 Xilinx FPGA 开发板且新添了 FPGA 在环 (FIL) 功能的 EDA Simulator Link 3.3 面市。FIL 使工程师们能够在使用 Simulink 作为系统级测试台架的同时,以硬件速度验证其设计。

EDA Simulator Link 支持 HDL 验证选项全集使用在 MATLAB 和 Simulink 中创建的算法,而 FIL 的引入则进一步补充了这一全集。基于 FPGA 的验证不仅提供了比 HDL 仿真器高得多的运行时性能,而且增强了算法的实际应用效果。

主要的产品功能包括以下能力:

·使用适用于 Spartan 和 Virtex 类设备的 FPGA 开发板(包括 Virtex-6 ML605 开发板),验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
·使用 Mentor Graphics ModelSim、Mentor Graphics Questa 和 Cadence Design Systems Incisive Enterprise Simulator 的协同仿真,验证 MATLAB 代码和 Simulink 模型的 HDL 实现。
·生成适用于 SystemC 虚拟原型环境的 TLM 2.0 组件。
20110608113513405.jpg
图注:
EDA Simulator Link 为 Xilinx Virtex6 和 Spartan6 FPGA 开发板提供了 FIL 仿真支持。
本文地址:https://www.eechina.com/thread-68033-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
goldensea 发表于 2011-7-7 11:33:28
Thanks a lot
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表