S2C 正式发布其突破性进展的新产品Verification Module

发布时间:2011-6-7 13:14    发布者:Liming
关键词: module , S2C , verification
使用S2C的第四代原型技术实现基于FPGA的原型和用户验证环境实现高速数据传输并提供最大的信号观察能力

圣何塞,加利福利亚——2011年6月6日——作为全球领先的SoC/ASIC原型解决方案供应商,S2C日前宣布他们已经开发了一种原型验证产品,即TAI Verification Module(专利申请中)。它允许使用者通过一条x4 PCIe Gen2通道到连接FPGA原型中的用户设计和用户的电脑,使得用户能够使用大量数据和测试向量对FPGA原型中的用户设计进行快速验证。基于Altera Stratix-4 GX FPGA的TAI Verification Module将Altera 的SignalTap Logic Analyzer集成到了S2C的TAI Player软件中,它能支持在多个FPGA进行RTL 级别调试。这项创新的技术在设计编译过程中建立了多组,每组480个probe,从而使用户能在不需要进行冗长的FPGA重新编译的情形下在多个FPGA中查看数以千计的RTL级probe。

S2C的董事长及首席技术官Mon-Ren Chene先生说:“从2003年起,我们就一直和客户紧密合作。我们注意到许多客户都想把他们PC端大量的测试数据传送给基于FPGA的原型或者将基于FPGA的原型测试结果传送回PC。此外,多数客户运用FPGA厂商的工具来进行验证调试,而且在最近,更多客户使用新的第三方工具。FPGA厂商工具的一大限制就是其一次只允许客户调试一次FPGA。这对于单一FPGA解决方案还是比较适宜的,但是对于多FPGA解决方案——比如我们于2011年4月发布的最新32.8M门的4 FPGA Quad S4 TAI LM 来说局限性则是非常大的。”我们带来的Verification Module技术能通过一条 x4 PCIe Gen 2通道使基于FPGA的原型和用户的验证环境达到双向快速的数据传送。TAI Verification Module也能允许用户同时查看多颗FPGA发来的信号。”

三种运行模式

S2C S4 TAI Verification Module提供了三种使用方式:Verification Mode(验证模式)、Debug Mode(调试模式)及Logic Mode(逻辑模式)。验证模式使用SCE-MI或定制的C-API通过一条 x4-lane PCIe Gen2通道实现海量数据和PC之间的传输。在调试模式中,S4 TAI Verification Module通过使用Altera SignalTap且同时保持用户的RTL名从而实现了多个FPGA的同步调试。在逻辑模式中,用户能原型化一个设计,其容量能达到3.6M门。 Verification Module中所有的调试和验证设置都在TAI Player Pro™中完成。

验证模式

验证模式利用TAI Verification Module的高速PCIe Gen2接口将大量验证数据在PC和TAI Logic Module之间进行双向快速地传输。该模式能将原型系统和仿真器直接连接进行同步仿真。用户能利用下图所示的S2C提供的定制C-API或者符合行业标准的SCE-MI接口:

20110607121430608.jpg


20110607120742424.jpg

PC

验证数据

C-API/SCE-MI(标准协同仿真建模接口)    Pcle Gen2  

TAI Verification Module   

Transactors    执行端

TAI Logic Module   

调试模式

调试模式则利用了用户现有的Altera SignalTap调试环境。TAI Verification Module从TAI Logic Module中的多个FPGA获取用户定义的信号通过JTAG接口与SignalTap连接。

如下图所示,TAI Verification Module直接插在了新的Quad S4 TAI Logic Module上:

20110607120743873.gif

最高能见度

Quad S4 Logic Module中每个FPGA的120信号都接到了Verification Module的FPGA中。用户能在Quad S4 Logic Module的每个FPGA中进行120 x N信号的路径选择。在最初的软件发布版本,N固定在4上,但是在今后的版本中这将由用户来定义。所有的用户必须在设计综合前在RTL级选择Probes并且将它们按照每个FPGA120个probe来进行分组。TAI Player Pro自动采用的多路复用技术将来自多个FPGA的调试信号发送至Verification Module的单个AlteraSignalTap,并保留RTL的名字。在使用Altera的SignalTap调试过程中的调试数据存储在Verification Module FPGA的存储器中只到预先设置的触发条满足。

20110607121651860.jpg
逻辑模式

S4 TAI Verification Module能作为小规模的SoC或ASIC设计高达3.6M门容量的单个原型使用。S4 TAI Verification Module能配置在AlteraStratix IV 180或360 GX FPGA上,并且在4个 LM连接器上共有480个外部I/O,x4 PCIe Gen2接口和2对SMA接口的千兆比特收发器

实用性

TAI Verification Module硬件现在已供使用。

关于S2C公司

S2C公司总部设在美国加州硅谷,是全球领先的提供系统到芯片整体解决方案的供应商。S2C自2003年成立以来一直专注于提供快速SoC原型验证解决方案,S2C提供:

基于FPGA的高速SoC原型验证硬件及自动化软件和调试工具

原型验证就绪的IP (Prototype Ready™ IP),平台和附件

系统级设计验证和加速方案

S2C的价值体现在SoC/ASIC开发,我们的高素质的工程师团队和以客户为导向的销售队伍,能够很好的理解客户SoC设计开发的需求。S2C独特的基于FPGA的电子系统级设计方案,采用了我们的TAI IP 技术的专利,使得设计工程师可以快速而安全地使用所需的IP (FPGA格式) 在FPGA平台 上整合成SoC设计原型。这使得用户可以提早进行软件开发,以缩短项目开发的进度。通过把高效的原型验证方法学与大量的原型验证就绪的IP(Prototype Ready IP)和先进的SoC验证和加速决方案结合起来,S2C解决方案能够显著缩短SoC设计周期。

除了位于美国加州圣何塞市的总部,S2C目前在上海设有研发与运营中心,并在北京,深圳与台湾新竹设有直接销售与技术支持中心。S2C是SoCIP研讨展览会的主办者,为亚太地区的SoC专业设计人员与国际上领先的IP和SoC解决方案供应商建立相互沟通的平台。更多信息,请访问www.s2cinc.com.cn

联系我们

Steve Pollock, S2C Inc., San Jose, 电话:+1 408 600-0547 Email::stevep@s2cinc.com
曹燕, S2C Inc., 上海,电话: +86 21 6887 9287 Email: michelc@s2cinc.com
本文地址:https://www.eechina.com/thread-67929-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表