台积电20nm制程将采用193nm液浸式光刻+透明式双重成像技术制作金属线层

发布时间:2011-5-27 13:57    发布者:Liming
关键词: 193nm液浸式光刻 , 20nm制程 , 金属线层 , 台积电 , 透明式双重成像技术
台积电日前已经宣布顺利在其开放创新平台建构完成其28nm制程设计生态环境,不过更令我们感兴趣的是他们同时还宣布将在即将于加州召开的设计自动化会议(Design Automation Conference (DAC) )上,首度对外展示其20nm节点制程将采用的“透明式双重成像”(Transparent Double Patterning)技术。该技术将是台积电20nm节点制程技术的重要组成部分。
台积电表示,自20nm节点起,金属线层的节距尺寸将超过现有光刻方案的分辨率极限,因此必须启用双重成像技术。

按台积电的说法,其透明式双重成像技术可以在无需对现有系统/芯片设计方法进行变动的条件下将产品迁移到20nm节点。目前台积电已经在与EDA软件厂商探讨如何将透明式双重成像技术内嵌到EDA厂商的商用设计软件中去。

回想2009年初,台积电曾表示其启动20nm制程节点时EUV/电子束光刻等次世代光刻技术可能尚未成熟,因此届时他们计划启用193nm液浸式光刻机+双重成像技术。当时台积电负责光刻技术的高管林本坚曾表示,他更倾向于使用仅需进行单次蚀刻的LLE(Litho-Litho-Etch)型双重成像技术,而非目常见的LELE(Litho-Etch-Litho-Etch)/SADP型双重成像技术。

LLE技术使用成分不同的双层光阻胶,采用两次曝光+单次蚀刻的方法来实现双重成像;相比之下LELE技术则采用硬掩模层隔开两层成分相同的光阻胶,采用两次曝光+两次蚀刻(分别蚀刻两层光阻胶及硬掩模)的方法来实现双重成像。

LLE技术的优势之一是成本方面可能比LELE方案更加优越,不过09年时LLE技术还并不成熟。目前我们还不清楚台积电这次将展示的透明式双重成像技术是否就是基于LLE技术,答案恐怕只有在DAC会议召开时才能揭晓了。

另外,台积电现在宣布20nm节点制程采用193nm液浸式光刻+双重成像技术,那么这是否意味着他们在20nm节点不会启用EUV呢,恐怕未必?如果细心阅读上面的报道,你会发现台积电所说的透明式双重成像技术是为了提升“金属线节距”的分辨率而开发的,那么届时比金属线层更加关键的多晶硅层会采用什么光刻技术?

况且,我们都知道台积电计划在14nm节点转向Finfet架构晶体管,而且台积电曾经表示过193nm液浸式光刻技术将在15nm节点左右遭遇极限,那么如果20nm节点还不使用EUV等次世代光刻技术,难道他们准备在14nm制程节点同时启用Finfet和EUV两项重要技术?一般认为在某一制程节点同时启用两种重大技术的风险是非常大的。
本文地址:https://www.eechina.com/thread-67166-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表