莱迪思参考设计实现了图像信号处理器(ISP)与APTINA HiSPi CMOS传感器的连接

发布时间:2011-4-11 12:42    发布者:1640190015
关键词: CMOS传感器 , ISP , 莱迪思 , 图像信号处理器
莱迪思半导体公司(NASDAQ: LSCC)今日宣布全面支持使用LatticeXP2TM FPGA的Aptina的高速串行像素接口(HiSPi)。LatticeXP2 HiSPi桥参考设计实现了任意带有传统CMOS并行总线的图像信号处理器(ISP)与Aptina HiSPi CMOS传感器的连接。HiSPi桥解决方案是使用更高分辨率和更高的帧速率的CMOS传感器的理想选择,如安防摄像、汽车应用、高端消费摄像和其他摄像应用等。

Aptina公司高级行业/业务拓展部经理,Cliff Cheng说道,“这是继广受欢迎的采用Aptina MT9M024传感器的HDR-60摄像机开发套件后,我们和莱迪思第二次成功合作的项目。我们很高兴能与莱迪思再次合作。这款新的基于LatticeXP2 FPGA的HiSPi桥芯片对于希望采用Aptina的高分辨率、高性能图像传感器的客户而言是非常有用的。”

免费的HiSPi桥参考设计支持所有Aptina HiSPi模式的规范,并可从www.latticesemi.com/sensorbridge查阅。用户可以下载任何通用的HiSPi接口设计,或使用HiSPi配置工具来生成其所需的特定HiSPi桥。LatticeXP2 FPGA支持1至4条高达700Mpbs 的HiSPi数据通道。支持的HiSPi格式包括Packetized-SP、Streaming-SP、Streaming-S或ActiveStart-SP8。HiSPi桥也设计成用于提供线性或HDR模式下的传感器支持。并行总线接口到ISP是10到16位可配置的并且电压幅度可设为1.8至3.3v。

莱迪思业务发展总监,Ted Marena 说道,“我们相信客户会觉得这是一个极具吸引力的设计解决方案,因为LatticeXP2 FPGA是一款非易失性、单芯片、低功耗器件,采用小型8×8mm的封装和商业、工业以及符合AECQ- 100的汽车温度级。这款传感器桥进一步表明了莱迪思致力于与摄像、图像和视频应用中的CMOS传感器和ISP供应商的合作。”

关于LatticeXP2 FPGA系列
LatticeXP2系列将基于查找表(LUT)的FPGA结构与闪存非易失单元相结合,提供了业界最小尺寸基于SRAM的非易失性FPGA。flexiFLASH™方式提供了许多优点,诸如:瞬时上电工作、小的芯片面积、采用嵌入式存储器块的片上存储器、串行TAG存储器和最高的设计安全性。LatticeXP2器件还支持采用莱迪思独特的TransFR™技术的现场更新、128位的AES设计加密以及双引导技术。该系列包括五款器件,从5K到40K LUT,并拥有各种封装。所有LatticeXP2 FPGA都已全面量产并已经批量出货了三年。
本文地址:https://www.eechina.com/thread-61670-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表