Achronix加入台积电(TSMC)半导体知识产权(IP)联盟计划

发布时间:2019-9-28 15:15    发布者:eechina
关键词: FPGA , eFPGA , 台积电 , Speedcore
基于现场可编程门阵列(FPGA)的硬件加速器件和高性能嵌入式FPGA(eFPGA)半导体知识产权(IP)领导性企业Achronix半导体公司(Achronix Semiconductor Corporation)已加入台积电IP联盟计划,该计划是台积电开放创新平台(OIP)的关键组成部分。Achronix屡获殊荣的Speedcore eFPGA IP针对高端和高性能应用进行了优化。Speedcore eFPGA IP现已可用在TSMC 16nm FinFET Plus(16FF +)和N7工艺技术上,并且很快将在TSMC 12nm FinFET Compact Technology(12FFC)上可用。

Achronix先前宣布了其用于Speedcore IP的、现已可提供客户使用的Gen4 FPGA架构。与以前的Speedcore架构相比,Speedcore Gen4架构的性能提高了60%,功耗降低了50%,芯片面积减少了65%,同时保留了Speedcore eFPGA IP的原有功能,将可编程硬件加速功能带到广泛的高性能计算、网络和存储应用中。Achronix将于9月26日参加在圣克拉拉市举行的台积电开放创新平台生态论坛(TSMC Open Innovation Platform Ecosystem Forum),并在420号展位上展示其Speedcore eFPGA IP如何针对每个客户的应用进行独特的规模定制和优化。

“Achronix的Speedcore eFPGA IP实现了提供最高性能硬件加速功能与同时保留适应新工作负载的灵活性之间的最佳平衡。这是在计算、网络和存储卸载等领域进行SoC开发所面临的关键设计要求。”Achronix市场营销副总裁Steve Mensor说道,“Achronix是唯一一家能同时提供基于高性能独立FPGA芯片的数据加速器和eFPGA IP技术的公司。有兴趣在其ASIC / SoC中使用Achronix的Speedcore eFPGA的公司可以确信,他们将获得与Achronix在其自身产品中使用的、同样高质量的FPGA技术。”

Speedcore eFPGA IP是一种完全可扩展的架构,可支持从5K大小的6输入查找表(6LUT)到1M大小的6LUT的逻辑阵列,并支持包括存储器、用于滤波的数字信号处理器(DSP)单元块和针对AI / ML应用优化的机器学习处理器(MLP)单元块在内的其他可编程单元块。Achronix的高质量ACE设计工具可支持Speedcore IP。

“CPU内核、GPU内核以及现在的eFPGA都是芯片创新的关键IP,这些创新专注于人工智能、5G无线基础设施、汽车和边缘计算等领域中瞬息万变的应用。”台积电设计基础设施管理部门高级总监Suk Lee说,“我们很高兴地看到Achronix携其优化的Speedcore eFPGA IP解决方案加入到我们的IP联盟计划,从而使我们的客户能够获得流畅的设计体验、便捷的设计重用以及快速集成到整个设计系统中。”
本文地址:https://www.eechina.com/thread-569203-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表