电路板设计过程中采用差分信号线布线的优势和布线策

发布时间:2018年09月12日 15:09    作者:JLCS
关键词: pcb

布线非常靠近的差分信号对相互之间也会互相紧密耦合,这种互相之间的耦合会减小EMI发射,差分信号线的主要缺点是增加了PCB的面积,本文介绍电路板设计过程中采用差分信号线布线的布线策略。

众所周知,信号存在沿信号线或者PCB线下面传输的特性,即便我们可能并不熟悉单端模式布线策略,单端这个术语将信号的这种传输特性与差模和共模两种信号传输方式区别开来,后面这两种信号传输方式通常更为复杂。

差分和共模方式

差模信号通过一对信号线来传输。一个信号线上传输我们通常所理解的信号;另一个信号线上则传输一个等值而方向相反(至少在理论上是这样)的信号。差分和单端模式最初出现时差异不大,因为所有的信号都存在回路。

单端模式的信号通常经由一个零电压的电路(或者称为地)来返回。差分信号中的每一个信号都要通过地电路来返回。由于每一个信号对实际上是等值而反向的,所以返回电路就简单地互相抵消了,因此在零电压或者是地电路上就不会出现差分信号返回的成分。

共模方式是指信号出现在一个(差分)信号线对的两个信号线上,或者是同时出现在单端信号线和地上。对这个概念的理解并不直观,因为很难想象如何产生这样的信号。这主要是因为通常我们并不生成共模信号的缘故。共模信号绝大多数都是根据假想情况在电路中产生或者由邻近的或外界的信号源耦合进来的噪声信号。共模信号几乎总是“有害的”,许多设计规则就是专为预防共模信号出现而设计的。

差分信号线的布线

通常(当然也有一些例外)差分信号也是高速信号,所以高速设计规则通常也都适用于差分信号的布线,特别是设计传输线1这样的信号线时更是如此。这就意味着我们必须非常谨慎地设计信号线的布线,以确保信号线的特征阻抗沿信号线各处连续并且保持一个常数。

在差分线对的布局布线过程中,我们希望差分线对中的两个PCB线完全一致。这就意味着,在实际应用中应该尽最大的努力来确保差分线对中的PCB线具有完全一样的阻抗并且布线的长度也完全一致。差分PCB线通常总是成对布线,而且它们之间的距离沿线对的方向在任意位置都保持为一个常数不变。通常情况下,差分线对的布局布线总是尽可能地靠近。

差分信号的优势

单端信号通常总是参照某种“参考”电平。这种“参考”电平可能是一个正值电压也可能是地电压、一个器件的阈值电压、或者是其它什么地方的另外一个信号。而另一方面差分信号则总是参照该差分线对中的另一方。也就是说,如果一个信号线(+信号)上的电压高于另一个信号线(-信号)上的电压,那么我们就可以得到一种逻辑状态;而如果前者低于后者那么我们就可以得到另外的一种逻辑状态,参见图1。

差分信号具有如下几个优点:1. 时序得到精确的定义,这是由于控制信号线对的交叉点要比控制信号相对于一个参考电平的绝对电压值来得简单。这也是需要精确实现差分线对等长布线的一个理由。如果信号不能同时到达差分线对的另一端的话,那么源端所能够提供的任何时序的控制都会大打折扣。此外,如果差分线对远端的信号并非严格意义上的等值而反向,那么就会出现共模噪声,而这将导致信号时序和EMI方面的问题。2. 由于差分信号并不参照它们自身以外的任何信号,并且可以更加严格地控制信号交叉点的时序,所以差分电路同常规的单端信号电路相比通常可以工作在更高的速度。

由于差分电路的工作取决于两个信号线(它们的信号等值而反向)上信号之间的差值,同周围的噪声相比,得到的信号就是任何一个单端信号的两倍大小。所以,在其它所有情况都一样的条件下,差分信号总是具有更高的信噪比因而提供更高的性能。

差分电路对于差分对上的信号电平之间的差异非常灵敏。但是相对于一些其它的参考(尤其是地)来说,它们对于差分线上的绝对电压值却不敏感。相对来说,差分电路对于类似地弹反射和其它可能存在于电源和地平面上的噪声信号等这样的问题是不敏感的,而对共模信号来说,它们则会完全一致地出现在每一条信号线上。

差分信号对EMI和信号之间的串扰耦合也具有一定的免疫能力。如果一对差分信号线对的布线非常紧凑,那么任何外部耦合的噪声都会相同程度地耦合到线对中的每一条信号线上。所以耦合的噪声就成为“共模”噪声,而差分信号电路对这种信号具有非常完美的免疫能力。如果线对是绞合在一起的(比如双绞线),那么信号线对耦合噪声的免疫能力会更强。由于不可能在PCB上很方便地实现差分信号的绞合,那么尽可能地将它们的布线靠近在一起就成为实际应用中一种非常好的办法。

布线非常靠近的差分信号对相互之间也会互相紧密耦合。这种互相之间的耦合会减小EMI发射,特别是同单端PCB信号线相比。可以这样想象,差分信号中每一条信号线对外的辐射是大小相等而方向相反,因此会相互抵消,就像信号在双绞线中的情况一样。差分信号在布线时靠得越近,相互之间的耦合也就越强,因而对外的EMI辐射也就越小。

差分电路的主要缺点就是增加了PCB线。所以,如果应用过程中不能发挥差分信号的优点的话,那么不值得增加PCB面积。但是如果设计出的电路性能方面有重大改进的话,那么增加的布线面积所付出的代价就是值得的。

本文总结

差分信号线之间互相会耦合。这种耦合会影响信号线的外在阻抗,因此必须采用终端匹配策略(参见注解2中有关讨论以及差分阻抗的计算)。差分阻抗的计算很困难,国家半导体在这个领域提供了一些参考。PolarInstruments也提供一个独立的可以计算许多种不同的差分信号结构3的差分阻抗计算器(需要一些
欢迎分享本文,转载请保留出处:http://www.eechina.com/thread-547177-1-1.html     【打印本页】
您需要登录后才可以发表评论 登录 | 立即注册

相关文章

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
回顶部