勇敢的芯伴你玩转Altera FPGA连载83:FPGA片内RAM实例之功能概述

发布时间:2018-6-30 17:20    发布者:rousong1989
勇敢的芯伴你玩转Altera FPGA连载83FPGA片内RAM实例功能概述
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1i5LMUUD
1.jpg
         该工程实例内部系统功能框图如图9.37所示。我们通过IP核例化一个RAM,定时遍历写入其所有地址的数据,然后再遍历读出所有地址的数据。通过Quartus II中集成的在线逻辑分析仪SiganlTapII,我们可以观察FPGA片内RAM的读写时序。
2.jpg
图9.37 RAM实例功能框图
         本实例工程模块层次如图9.38所示。
3.jpg
图9.38 RAM实例模块层次

本文地址:https://www.eechina.com/thread-528224-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表