勇敢的芯Altera FPGA72:RTL Viewer、State Machine Viewer与Technology Ma

发布时间:2018-5-21 21:00    发布者:rousong1989
勇敢的芯伴你玩转Altera FPGA连载72RTL ViewerState Machine ViewerTechnology MapViewer
特权同学,版权所有
配套例程和更多资料下载链接:
http://pan.baidu.com/s/1i5LMUUD
1.jpg
RTL Viewer
         这里首先和大家阐释一下Verilog代码在编译器中是如何一步一步实现到最终的FPGA器件电路中的。设计者先编写RTL级代码(Verilog或VHDL)来描述自己需要实现的功能;然后在EDA工具中对其进行综合,RTL级的代码就被转换为逻辑电路,就如与、或、非等一大堆门电路的各种组合;最后这些逻辑电路通过映射转换到特定的FPGA器件中实现,这个步骤通常我们称之为布局布线。整个的过程如图8.89所示。
2.jpg
图8.89 FPGA代码编译过程
         而RTL级的代码我们都很容易查看,好说歹说也是我们从别人的工程copy过来的(一般是自己写的),而逻辑电路是否有地方可以一窥?当然有,Quartus II工具中提供了RTL viewer供用户查看,此外,我们上一节的状态机也是能够查看到;布局布线后的结果,即我们的代码在FPGA器件中的最终效果也可以通过Quartus II中的Technology Map Viewer中进行查看。
         打开实例工程cy4ex10,如图8.90所示,在我们的“Task à Compilation”中,在展开“Compile Design à Analysis & Synthesis à Netlist Viewers”后,可以双击“RTLViewer”选项。
3.jpg
图8.90 RTLViewer编译菜单
         随后弹出如图8.91所示的RTL Viwer界面。这里的绿色矩形寄存器框可以继续双击查看。
4.jpg
图8.91 RTLViewer界面
State Machine Viewer
如图8.92所示,在我们的“Task à Compilation”中,在展开“CompileDesign à Analysis & Synthesis àNetlist Viewers”后,可以双击“State MachineViewer”选项。
5.jpg
图8.92 StateMachine Viewer编译菜单
         随后弹出如图8.93所示的State Machine Viewer界面。
6.jpg
图8.93 State Machine Viewer界面
Technology Map Viewer
如图8.94所示,在我们的“Task à Compilation”中,在展开“CompileDesign à Analysis & Synthesis àNetlist Viewers”后,可以双击“Technology MapViewer”选项。
7.jpg
图8.94 Technology Map Viewer编译菜单
         随后弹出如图8.95所示的Technology Map Viewer界面。
8.jpg
图8.95 Technology Map Viewer界面

本文地址:https://www.eechina.com/thread-526099-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表