UltraSoC的分析IP产品获用,以实现人工智能和机器学习应用中的RISC-V多核并行处理

发布时间:2018-5-9 11:03    发布者:eechina
关键词: RISC-V , 人工智能 , 机器学习 , UltraSoC
UltraSoC日前宣布:公司的嵌入式分析知识产权(IP)产品已获Esperanto Technologies选用,以实现大规模并行多核RISC-V系统级芯片(SoC)的开发。 Esperanto现在正将UltraSoC的嵌入式分析和调试技术整合至其高性能、高能效的“单芯片A.I.超级计算机(A.I. Supercomputer on a Chip)”中,该超级计算机拥有数千个64位RISC-V内核,以支持人工智能(AI)和机器学习(ML)领域的先进应用。

“Esperanto的目标是让RISC-V成为要求最高的人工智能和机器学习应用的首选架构,”Esperanto创始人兼首席执行官Dave Ditzel表示。“UltraSoC的IP将有助于我们的用户看到处理器之间的复杂交互,以便他们能够理解正在发生的事情以及如何更好地优化性能。利用UltraSoC的IP提供的先进分析功能,开发和调试运用数千个RISC-V内核的软件将变得更加容易。”

UltraSoC首席执行官Rupert Baines补充道:“将数千个RISC-V内核集成至同一颗芯片上,Esperanto的技术处于领先地位。其创始团队的过往成就以及西部数据(Western Digital)等行业领导者的支持告诉你,他们已准备好利用自己的下一代芯片设计来产生巨大的影响。我们很荣幸被选中来帮助Esperanto实现其在未来计算架构方面的愿景。”

Esperanto由处理器行业的资深人士Dave Ditzel创立,汇集了一批经验丰富的处理器和软件工程师,包括当今世界一些顶级的计算机科学家、架构师和处理器专家。作为RISC-V基金会的创始成员之一,Esperanto致力于提供最佳的处理能力,并充分利用RISC-V的功耗和性能改善,而无需受制于传统架构的约束。

UltraSoC在RISC-V 基金会中发挥了领导作用,并提供业界首个且仍是唯一一个商用RISC-V调试解决方案。Esperanto及其客户将受益于这些经验和专业知识,并且能够获得有价值的对整个SoC和系统运行的观察和分析,这不仅限于芯片开发期间,而是将贯穿于整个系统集成过程,并进入产品部署的全阶段。

处理人工智能和机器学习技术最前沿的应用需要在单个芯片上应用数千个64位RISC-V内核; Esperanto的SoC将为使用它们的开发人员提供每秒万亿次浮点运算级别(Teraflops)的可扩展并行处理性能。该公司的高性能ET-MaxionTM内核旨在提供最佳的单线程RISC-V性能。ET-MaxionTM内核专为能量效率和高浮点吞吐量(包括矢量加速)而设计。

为了支持基于这些RISC-V CPU的系统,Esperanto将利用UltraSoC的先进功能,如事务级总线、状态监测和静态仪表等,来监测程序和执行流程。这些功能是广泛的UltraSoC产品的一部分功能,UltraSoC的产品支持所有的行业标准处理器架构,且在异构多核和众核设计中尤为强大。更广泛地说,UltraSoC的IP可支持众多公司提升设计效率并为设计人员提供系统级分析能力,最终帮助改善和维护客户终端产品的功耗、性能和可靠性。
本文地址:https://www.eechina.com/thread-525554-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表