CAST和Achronix使用无损压缩IP支持从数据中心到边缘的数据处理

发布时间:2018-5-2 14:56    发布者:eechina
关键词: eFPGA , 无损压缩 , ZipAccel , Speedcore
将CAST的压缩知识产权(IP)与Achronix的eFPGA技术集成在高性能、低功耗解决方案中,以支持大数据的移动和存储

Achronix半导体公司与CAST Incorporated达成合作;CAST的高性能无损压缩IP已经被植入,以支持Achronix 的FPGA产品组合,用来完成数据中心和移动边缘间数据传输的高效处理。

CAST为Deflate、GZIP和ZLIB等无损压缩工具提供标准的硬件实现,它们与用于压缩或解压的软件实现方式兼容。ZipAccel内核提供的硬件实现可提供高达100Gbps的高吞吐量,且拥有非常高的压缩性能和低延迟。将其与Achronix的Speedcore eFPGA技术耦合在一起,可实现一种可更加便捷地移动和存储大数据的高性能、低功耗解决方案。

随着带有解析的应用呈现爆炸式增长,通过带宽有限的通信通道去传输越来越多的信息广泛地出现在从汽车系统到大型金融机构等很多场景中。传输数据的成本和功耗变得越来越重要,使用Achronix eFPGA来实现的压缩功能可将功耗降到最低并使网络能力最大化。在客制化SoC中,将CAST压缩IP和Speedcore eFPGA IP结合在一起,可有效地提升可实现的吞吐量;此外,开发人员可利用eFPGA去快速且高效地实现数据处理算法。

为了应对系统的特定吞吐量、存储和延迟需求,能够在eFPGA中优化压缩算法,将使该解决方案成为数百种应用场景的可选技术。这不仅可以增加吞吐量,而且可以实现昂贵的内存存储空间的显著节省。

“我们非常高兴能够与CAST合作,来进一步丰富Achronix的合作伙伴计划,” Achronix产品规划和业务拓展高级总监Mike Fitton说道。“能够在我们的eFPGA中将CAST的高吞吐量压缩内核实例化,将支持带有Speedcore的ASIC和SoC去有效地满足数据服务市场。由于有了eFPGA IP来作为面向特定工作负载的、可重复编程的硬件加速器,从而使包括压缩以及包括数据解析等全新算法即刻被快速实现。Speedcore eFPGA的高性能加上其巨大的市场牵引力使其成为该类应用的理想选择。”

“CAST很高兴地将内核授权给Achronix的客户,他们将受益于Achronix的独特架构,可以为全新的算法提供高度灵活性和永不过时的能力,并实现快速上市,”CAST有限公司首席执行官Nikos D. Zervas评论道。“通过为Achronix FPGA工具链和架构提供经过验证的IP解决方案,为我们那些要求在Achronix的FPGA和eFPGA中实现这些功能的客户节省了开发时间。该IP已被进一步优化以充分利用Achronix的FPGA架构来实现加速并缩减芯片面积。”

ZipAccel-C灵活的架构允许对其压缩效率、吞吐量、占位面积和延迟进行微调,来满足终端应用的需求。CAST的工程师通过提供数据和分析服务,来帮助用户决定内核的不同配置之间的权衡,并对客户特定数据样本的评估提供支持。


Speedcore嵌入式FPGA(eFPGA)IP产品可以被集成到ASIC或者SoC之中,以提供定制的可编程芯片结构。客户通过细化其所需的逻辑功能、存储器和DSP资源,然后Achronix将配置Speedcore IP以满足其个性化的需求。Speedcore查找表(LUT)、RAM单元和DSP64单元可以像积木一样组装起来,从而为任何应用创建最优化的可编程功能结构。
本文地址:https://www.eechina.com/thread-525256-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表