原创|高速PCB设计中,处理关键信号的注意事项

发布时间:2017-11-1 17:02    发布者:板儿妹0517
关键词: PCB设计
本期讲解的是PCB设计中处理关键信号的注意事项。
一、关键信号的识别
关键信号通常包括以下信号:时钟信号(*CLK*),复位信号(*rest*,*rst*), JTAG信号(*TCK*)
二、处理关键信号的注意事项
1. 时钟、复位、100M以上信号及一些关键的总线信号等与其他信号线布线必须满足3W原则,且不跨分割,跨分割时需尽量短,至少有一个参考平面,最好是GND,链路上过孔尽量少,提示 3W原则:边缘间距大于或等于2倍的线宽Display/segments over voids,检查跨分割。
2. 关键信号, JTAG信号的走线拓扑满足仿真报告中的要求,• JTAG信号 一般由5根测试信号,分别为:TCK、TDI、TDO,TMS,TREST#
3. 除时序要求外关键信号布局尽量短。
4. 检查JTAG信号的匹配放置的位置。
5. 所有关键信号必须使用信号本身的过孔来做ICT测试点,不允许引出stub来加测试点。
6. 时钟信号尽量走在单板内层且少打过孔,表层尽量短。关键信号不能参考12v电源平面。
以上便是高速PCB设计中关键信号的一些注意事项,你掌握了吗?学习PCB设计技术,请继续关注【快点儿PCB学院】公众号。

本文地址:https://www.eechina.com/thread-518824-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表