将浮点转为定点 大幅降低功耗和成本

2017年07月17日 16:07    eechina
关键词: UltraScale , Vivado , HLS
作者 : Ambrose Finnerty 和 Hervé Ratigner

赛灵思器件和工具支持从二进制到双精度在内的多种数据类型。 UltraScale 架构的可扩展精度提供极大灵活性,便于优化功耗和资源利用,同时满足设计性能目标要求。

摘要

在数据中心、航空航天与军用、5G 无线以及汽车等领域,客户必须满足高级驾驶 员辅助 (ADAS)、雷达和深度学习等应用中严峻的散热、功耗和成本要求。 要实现这些目标,一种极为有效的方法是用定点数实现信号处理链。赛灵思 FPGASoC 具备固有的可变精度支持,允许客户轻松调整以适应不断演变的朝 更低精度解决方案发展的这种行业趋势。 赛灵思提供一种包含 Vivado 高层次综合 (HLS) 的工具流程,允许客户方便地评 估 C/C++ 设计的更低精度实现方案,诸如定点等。

下载全文:
wp491 - 将浮点转为定点 大幅降低功耗和成本.pdf (979.24 KB, 下载次数: 0)

欢迎分享本文,转载请保留出处:http://www.eechina.com/thread-453466-1-1.html     【打印本页】
fpga_wuhan 发表于 2017-8-3 09:50:16
浮点转为定点的一种思路,学习了
您需要登录后才可以发表评论 登录 | 立即注册

相关文章

相关视频演示

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
回顶部