原创|高速信号PCB设计处理的通用原则

发布时间:2017-2-7 09:38    发布者:板儿妹0517
关键词: 高速PCB设计
通用的高速信号PCB设计处理原则有:
(1)层面的选择:处理高速信号优先选择两边是GND的层面处理
(2)处理时要优先考虑高速信号的总长
(3)高速信号Via数量的限制:高速信号允许换一次层,换层时加GND VIA如图



(4)如果高速信号在连接器有一端信号没有与GND 相邻PIN时,设计时应加GND VIA 如下图:

[size=0.83em]b.png (15.04 KB, 下载次数: 0)
下载附件  [url=]保存到相册[/url]
[color=rgb(153, 153, 153) !important]60 秒前 上传





(5)高速信号在连接器内的走线要求:在连接器内走线要中心出线。
(6)高速信号应设置不耦合长度及本对信号的长度误差,在做长度误差时须考虑是否要加PIN DELAY
(7)高速信号处理时尽量收发走在不同层,如果空间有限,需收发同层时,应加大收发信号的距离
(8)高速信号离12V 要有180 MIL的间距要求,距离时钟信号65mil间距
更多技术干货请关注快点PCB学院公众号
快点PCB学院二维码.jpg

本文地址:https://www.eechina.com/thread-352572-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表