利用高速FPGA设计PCB的要点及相关指导原则

发布时间:2010-9-25 23:26    发布者:eetech
关键词: FPGA , PCB , 指导原则
电路板设计中,为了尽量减少串扰,微带线和带状线的布线可以遵循几种指导原则。对于双带线版图,布线是在两层内板上进行,两面都有一个电压参考面,这时最好所有邻近层板的导线都采用正交布线技术,尽量增大两个信号层之间的介质材料厚度,并最小化每个信号层与其邻近参考平面间的距离,同时保持所需要的阻抗。  

微带线或带状线布线指导原则

线迹间距至少三倍于电路板布线层间介质层的厚度;最好使用仿真工具预先模拟其行为。  

对临界高速网络用差分代替单端拓扑,以把共模噪声的影响减至最小。在设计限度内,尽量匹配差分信号路径的正负引脚。  

减小单端信号的耦合效应,留有适当间隔(大于三倍的线迹宽度),或者是在不同板层上布线(邻近层布线彼此正交)。此外,使用仿真工具也是满足间距要求的一个好办法。  

把信号端接信号间的并行长度减至最短。  

同时转换噪声

时钟和I/O数据速率提高时,输出转换次数相应减少,信号路径放电充电期间的瞬态电流随之增大。这些电流可能造成板级接地弹跳现象,即接地电压/Vcc瞬间上升/下降。非理想电源的大瞬态电流会导致Vcc的瞬间下降(Vcc下降或凹陷)。下面给出了几条很好的板设计规则,有助于减少这些同时转换噪声的影响。  



图为可用I/O被完全利用时推荐的信号、电源和接地层数目。  

把不用的I/O引脚配置为输出引脚,并低电压驱动,以减小接地弹跳。  

尽量减少同时转换输出引脚的数目,并使它们在整个FPGA I/O部分均匀分配。  

不需要高边缘速率时,FPGA输出端选用低压摆率。  

把Vcc安插到多层板的接地平面之间,以消除高速线迹对各层的影响。  

把全部板层都用于Vcc和接地可使这些平面的电阻电感最小,从而提供一个电容和噪声更低的低电感源,并在邻近这些平面的信号层上返回逻辑信号。  

预加重、均衡  

最先进的FPGA所具有的高速收发器能力,让它们成为高效的可编程系统级芯片元件,同时也为电路板设计人员带来了独特的挑战。一个关键问题,尤其与版图有关的,是与频率相关的传输损耗,主要由趋肤效应和介电损耗引起。当高频信号在导体表面(比如PCB迹线)传输时,由于导线的自感,就会产生趋肤效应。这种效应减小了导线的有效传导面积,削弱了信号的高频分量。介电损耗是由板层之间介质材料的电容效应所造成的。趋肤效应与频率的平方根成比例,而介电损耗与频率成比例;因此,介电损耗是高频信号衰减的主要损耗机制。  

数据速率越高,趋肤效应和介电损耗就越严重。对1Gbps的系统,链路上信号电平的降低尚可接受,但在6Gbps的系统上就不能接受了。不过,现在的收发器具有发射器预加重(pre-emphasis)和接收器均衡(equalization)功能,可以补偿高频信道的失真。它们还可增强信号完整性,放宽线迹长度的限制。这些信号调节技术延长了标准FR-4材料的寿命,能支持更高的数据率。由于FR-4材料中的信号衰减,在以6.375Gbps的速率工作时,允许的迹线长度被限制在几英寸范围。而预加重和均衡功能可以将之延长到40多英寸。  

某些高性能FPGA中集成有可编程预加重及均衡功能,如Stratix II GX器件,故其能采用FR-4材料,并放宽最大迹线长度等版图限制,降低电路板成本。预加重功能可有效提升信号的高频分量。Stratix II GX中的4抽头预加重电路能减小信号分量的散射(从一位扩散到另一位的空间)。预加重电路可提供最大500%的预加重,根据数据率、迹线长度和链路特性,每个抽头可被优化到最大16级。  

Stratix II GX接收器包含一个增益级和线性均衡器,可补偿信号衰减。除了输入增益级之外,该器件还让电路板设计人员拥有最大17dB的均衡水平,可利用16个均衡器级中的任意一级来克服板损耗的问题。均衡和预加重功能可用于音乐会环境或用于单独优化特定链路。  

在系统运行时,或者是在其插入到背板或其它底盘之后进行卡配置时,设计人员可以改变Stratix II GX FPGA中的预加重和均衡级。这就给予了系统设计人员自动把预加重和均衡级设置为预定值的灵活性。另外,根据板子被插入到底盘或背板上的哪一个插槽,也可以动态确定这些值。  

EMI问题和调试  

印制电路板引起的电磁干扰与电流或电压随时间的变化,以及电路的串联电感直接成比例。高效的电路板设计有可能把EMI最小化,但不一定完全消除。消除“入侵者”或“热”信号,以及适当参考接地平面发送信号,也有助于减少EMI。最后,采用当今市场很常见的表面贴装元件也是减少EMI的一种方法。  

调试和测试复杂的高速PCB设计已越来越困难,因为某些传统的板调试方法,比如测试探针和“针床式(Bed-of-nails)”测试仪,可能不适用于这些设计。这种新型的高速设计可以利用具有系统内编程功能的JTAG测试工具和FPGA可能带有的内建自测试功能。设计人员应该使用相同的指导方针来设置JTAG测试时钟输入(TCK)信号作为系统时钟。此外,把一个器件的测试数据输出和另一个器件的测试数据输入之间的JTAG扫描链线迹长度减至最短也是相当重要的。

要利用嵌入式高速FPGA进行成功的设计,需要充沛的高速板设计实践,以及对FPGA功能的充分了解,如引脚安排、电路板材料和堆叠、电路板布局,以及终端模式等的了解。内建收发器的预加重 (pre-emphasis)和均衡功能的合理使用也很重要。上述几点结合起来就可以实现一个具有稳定的可制造性的可靠设计。所有这些因素的仔细考量,加上正确的仿真和分析,就可以把电路板原型中发生意外的可能性降至最小,并将有助于减轻电路板开发项目的压力。
本文地址:https://www.eechina.com/thread-29167-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表