8位可定址DMOS功率驱动器参数及应用

发布时间:2010-8-21 15:48    发布者:lavida
关键词: DMOS , 功率驱动器
Allegro公司的A6259KA和A6259KLW集3到8线CMOS译码器和数据锁存、控制电路及DMOS输出于一身,具有存储单线数据于可定址锁存器的多功能功率驱动器,可用做译码器或分工器。其功能框图示于图1。  

表1 功能表  


  
CMOS输入和锁存使其能直接与微处理器基系统连接。对于带TTL的应用需要适当的上接电阻器来保证输入逻辑高态。用CLEAR和ENABLE输入可选择4种工作模式:可定址锁存,存储器,8线分工器和消除(见表1)。  

表2 锁存选择表  


  
在所在非定址输出保持在它们的预先姿态时定址DMOS输出倒相DATA输入。当CLEAR输入和ENABLE输入高态时所有输出驱动器断开(DMOS驱动器关闭)。A6259KA/KLW DMOS漏极开路输出具有吸收750mA的能力。  

这种器件有8个输出,由三个二时制编码输出选择输入(S0,S1,S2)来选择8个输出(见表2)。  

从表1可见,控制CLEAR和ENABLE输入可选择4种工作模式。  

在可定址锁存模式,在DATA输入端的数据写入定址锁存器中。当所有其他输出保持在它们预先的状态时定址输出倒相数据输入。  

在存储器模式,所有输出保持在它们的预先状态而DATA或地址(Sn)输入不影响输出。为防止错误数据进入锁存器,在地址线正在改变时应保持ENABLE为高态。  

在分工/译码模式,定址输出倒相数据输入而所有其他输出都关断。  

在消除模式,所有输出都关断而DATA或地址(SN)输入不影响输出。  

给定合适的输入,对于给定的地址当DATA是低态时输出关断;当DATA是高态时输出导通并可吸收电流
本文地址:https://www.eechina.com/thread-23195-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表