Xilinx FPGA入门连载73:波形发生器之IP核CORDIC(正弦波)配置

发布时间:2016-4-24 18:19    发布者:rousong1989
Xilinx FPGA入门连载73:波形发生器之IPCORDIC(正弦波)配置
特权同学,版权所有
配套例程和更多资料下载链接:

1.jpg
1 新建源文件
打开ISE工程,如图所示,在“Design à Implementation à Hierarchy”中的任意位置单击鼠标右键,弹出菜单中选择“New Source..”。
2.jpg
在“New Source Wizard”中,做如图所示的设置。
●  “Select Source Type”中选择新建文件类型为“IP(CORE Generator & Architecture Wizard)”。
●  “File name”即文件名,我们命名为“sin_controller”。
●  “Location”下面输入这个新建文件所存放的路径,我们将其定位到工程路径下的“ipcore_dir”文件夹下。
●  勾选上“Add to project”。
3.jpg
         完成以上设置后,点击“Next”进入下一步。
2 IP选择
在“Select IP”页面中,如图所示,我们在“Viewby Function”下面找到“Math Functions à CORDIC à CORDIC”,单击选中它,接着点击“Next”进入下一步。
4.jpg
         弹出“Summary”页面后,点击“Finish”即可。
3CORDIC配置
         弹出的第1个页面中,如图所示,“FunctionalSelection”选择“Sin and Cos”;“Architectural Configuration”选择“Parallel”;“PipeliningMode”选择“Maximum”,然后点击“Next”到下一个配置页面。
5.jpg
         弹出的第2个页面中,如图所示进行配置,然后点击“Next”到下一个配置页面。
● “Phase Format”选择“Scaled Radians”,表示我们输入给IP核模块的相位是-1到+1的数据,IP核内部会自动再乘以pi得到相位。若选择“Radians”,则输入给IP核模块的相位是-pi到+pi的数据。
● “Input Width”输入“16”bit,这16bit的高3位代表整数部分,第13bit代表小数部分,因此代表-1到+1的一个周期就是16'he000到16'h2000。
● “Output Width”输入“12”bit,这12bit的高2bit代表整数部分,低10bit代表小数部分。Sin输出的范围是-1到+1,即12'hc00到12'h400。
● “Round Mode”选择默认的“Truncate”。
6.jpg
         弹出的第3个页面中,如图所示,务必勾选“CoarseRotation”和“Y OUT”。
7.jpg
         完成设置后,点击“Generate”生成IP核。

本文地址:https://www.eechina.com/thread-165483-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表