Xilinx FPGA入门连载64:基于数码管显示的RTC读取

发布时间:2016-4-1 17:47    发布者:rousong1989
Xilinx FPGA入门连载64:基于数码管显示的RTC读取
特权同学,版权所有
配套例程和更多资料下载链接:
1.jpg
1 功能简介
         如图所示,本实例通过IIC接口定时读取RTC中的分、秒寄存器,将分、秒数据分别显示在数码管的高2位和低2位。
2.jpg
2 模块划分
         本实例模块划分如图所示。
3.jpg
●  Seg7.v模块产生数码管显示驱动。
●  Iic_controller.v模块产生IIC读写的时序。
●  Rtc_controller.v模块产生RTC寄存器的读写控制,将读写信号连接到iic_controller.v模块实现底层的读写。
●  Rtc_top.v模块衔接iic_controller.v模块和rtc_controller.v模块。
3 板级调试
连接好下载线,给SP6开发板供电(供电的同时也连接好了UART)。
打开ISE,进入iMPACT下载界面,将本实例工程下的sp6.bit文件烧录到FPGA中在线运行。
         此时我们可以看到数码管显示RTC芯片中的分、秒信息,分、秒递增的速度和我们实际的秒是同步的。

本文地址:https://www.eechina.com/thread-162564-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表