缓冲器反馈路径中的电阻器:问问为什么!

发布时间:2015-11-27 11:04    发布者:designapp
关键词: 缓冲器 , 电阻器
每当检查年轻工程师的电路原理图或印刷电路板 (PCB) 布局布线时,我都要挑选几个项目,问他们“为什么这么做?”为什么你选择这个组件?为什么把它布置在 PCB 的这个位置?之所以问这些问题是因为工程师在做出每个设计决策时都应该有合理的理由。
例如,在配置成缓冲器的运算放大器反馈路径中有一个电阻器,应该马上想到“这是为什么呢?”
  


图 1:在反馈路径中包含电阻器的运算放大器缓冲器电路

令人难以接受的实际情况是工程师经常不知道自己为什么使用电阻器 R2。他们可能在以前的原理图中看到过,所以感到必须包含这个电阻器。这些电阻器通常用于低速应用 (



图 2:在图 1 电路中加入运算放大器输入电容

R2 与输入共模电容 CCM2及输入差分电容 CDM在反相输入端构成一个低通滤波器。反馈路径中的低通滤波器在放大器的噪声增益曲线 (1/β) 上产生一个零值,所处频率为:
  


如果该零值远远高于放大器的单位增益带宽,如图 3 中fz(2)所示,它就不会影响电路的稳定性。但如果这个零处于或低于运算放大器的单位增益带宽位置,例如fz(1),噪声增益曲线就会以大于每十倍频程 20dB 的速率与开环增益曲线相交,表明有可能产生的不稳定性。
  


图 3:缓冲器放大器的开环增益(红)和噪声增益(蓝)曲线

该零值的相移在低于fz的十倍频位置开始,因此保守设计原则是:
  


用该公式替换fz,我们便可确定能确保稳定性的 R2最大值:
  


为了展示该效果,我对采用缓冲器配置的OPA172进行了仿真,并测量了不同 R2 值的相位裕量。OPA172的单位增益带宽是 10MHz,输入共模与差分电容均为 4pF。使用公式 4 中的设计准则,R2 的最大值是:
  


图 4 是我用来测量相位裕量的TINA-TI?仿真电路原理图。反馈环路在运算放大器输出端由电感器 L1 损坏,一个电源 (VG1) AC 耦合至该反馈环路。环路增益由具有“LG”标识的探针提供,在环路增益等于 0dB 时,可测量相位裕量。
  


图 4:配置为缓冲器的OPA172的TINA-TI?仿真电路原理图

图 5 是在 R2值增加时相位裕量的曲线。蓝线是我们用公式 5 计算出的 R2 最大值。在低于该限值时,相位裕量的降低最小,在 R2 = 200 欧姆时仅降至 62°,而高于该限值时,相位裕量则会快速降低。
  


图 5:OPA172相位裕量及 R2值的比较曲线

记住这一分析不包括电容负载或 PCB 寄生效应的影响,但它们也会降低电路的相位裕量。

在某些电路中可能会有使用 R2的适当理由,但在将其纳入电路原理图之前,要问问自己,使用该电阻器希望达到什么效果。如果所需的值很大,您可能会遇到稳定性问题。在任何工程设计工作中多问“为什么”,对工程师自我提高十分关键!
本文地址:https://www.eechina.com/thread-157752-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表