继续来找茬之串扰案例分解(连载六)

发布时间:2015-8-13 11:24    发布者:edadoc2003
关键词: 串扰 , 高速设计
作者:周伟  一博科技高速先生团队队员

大家如果心细的话应该会留意到本期文章的题目,串扰案例分解,已经可以揭示上期问题的答案了,主要是串扰在作怪,原来如此,是不是恍然大悟?
从截图可以看到,本设计的问题主要有3点:1、叠层设计不合理,信号与信号之间的间距比信号到参考的间距还小;2、双内层走线没有避免平行走线的问题,而且能避开的区域也没有意识去避开,以上两点造成的直接影响就是串扰很大;3、板子本身比较厚,这样靠近表层的信号势必Stub很长,影响阻抗及回损。
解决该串扰最直接有效的方法是优化叠层,尤其是这种过多个连接器的背板设计。

关于优化前后的截图详见附件
继续来找茬之串扰案例分解(连载六).pdf (568.38 KB)


本文地址:https://www.eechina.com/thread-152290-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
yuhuikeji 发表于 2015-12-22 08:30:47
谢谢分享!!!!!!!!!
devinzeng 发表于 2022-11-2 08:49:23
谢谢分享!
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表