使用八进制CMOS缓冲器的二象限乘法DAC

发布时间:2015-1-29 10:56    发布者:designapp
关键词: CMOS缓冲器 , 线驱动器 , DAC
本设计实例使用一个八进制CMOS缓冲器的大工作电压范围,呈现一个由缓冲器/线驱动器IC74HC244组成的简单的八位二象限乘法数字模拟转换器(DAC)。
如图1所示,一个八位数字字通过电阻器R1~R8写入CMOS缓冲器U1的八个输入中。U1的各个输出通过由电阻器R9~R23组成的1:2:4:8...128加权电阻网络产生。DAC参考电压Vref馈送给U1VCC,因此,U1的输出电压跟踪Vref的变化。电阻器R1~R8必须要使U1的输出电压免受数字输入的电压水平的影响。



在U2的引脚3处形成一个八位电压-输出单极DAC,其中Vref等于VCC。C1会视情况低通过滤该输出,而该输出在进行缓冲处理后,乘以因数2进行放大,然后由Vref抵消,进而在运算放大器LF357的引脚6处提供一个双极DAC输出。
图2给出的是16采样/周期DAC输出,2V~7V参考电压3750Hz合成正弦波。该DAC测量稳定时间为200ns,其中C1取值为200pF。





本文地址:https://www.eechina.com/thread-145177-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表