使用实时示波器分析8b/10b编码信号

发布时间:2014-2-24 13:56    发布者:eechina
关键词: 实时示波器 , 编码信号
现代标准正从并行数据链路转向串行数据链路。尽管与并行链路相比,串链路需要的数据速率要高得多才能实现同样的吞吐量,但设计人们仍首选串行链路,因为串行链路复杂程度较低、成本较低、并可望实现更高的数据速率。并行总线需要补偿每条数据线与其时钟信号之间的延迟。串行总线在每个方向有一个差分数据对,时钟嵌入在数据信号中,将在接收机中恢复时钟。但是,高速串行(HSS)数据流中采用更高的频率,要求把重点更多地放在信号完整性问题上。此外,HSS信号调试要更具挑战性。

下载: 201401504.pdf (1.91 MB)
本文地址:https://www.eechina.com/thread-126870-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表