Synopsys全新超低功耗非挥发性存储器IP在将功耗降低90%的同时面积缩小一半

发布时间:2013-12-2 16:47    发布者:eechina
关键词: DesignWare , RFID , NFC , 非易失性存储器
DesignWare多次可编程NVM IP降低了无线和RFID / NFC标签应用的系统成本

新思科技公司(Synopsys)日前宣布:其专为功耗和面积要求严格的无线应用和RFID/NFC集成电路而进行了优化的DesignWare AEON多次可编程(MTP)超低功耗(ULP)非易失性存储器(NVM)IP开始供货。与上一代产品相比,通过提供一种单比特位读取功能、低至0.9V的读取操作以及擦写操作中低于10 uA的峰值电流DesignWare AEON MTP ULP NVM IP将功耗降低了90%。降低功耗在移动系统中意味著延长电池的寿命,提高RFID/NFC标签的灵敏度,并允许更小的天线从而减小了标签的尺寸。

“Synopsys的ULP NVM IP降低了功耗并且缩小了面积,使我们能够去巩固我们在UHF RFID标签集成电路(IC)市场上作为一家一站式解决方案供应商的强大地位,” Chipus的首席执行官Murilo Pessatti说道:“作为一家在快速演进的RFID市场中竞争的模拟IP公司,我们需要值得信赖的IP合作伙伴,而Synopsys拥有我们可以信赖的IP质量和支持。基于我们以往利用Synopsys NVM IP所取得的成功,我们坚信Synopsys的ULP NVM IP将支持我们去创造具有竞争力的产品,以满足我们客户在功耗和面积方面的需求。”

“通过在我们量产的180纳米CMOS工艺节点上提供ULP NVM IP,将使我们的客户能够降低其总系统的成本,同时满足RFID和NFC标签的超低功耗的需求。”SilTerra的高级副总裁Yit Loong Lai说道:“DesignWare NVM IP与我们的工艺技术高度匹配,将容量、速度和耐用性能完美融合,必将推动未来物联网相关应用。”

DesignWare AEON MTP ULP NVM IP提供了单比特读取功能,为设计师在设置功耗/时序的权衡点时提供了更大的灵活性,这种权衡点取决于峰值电流和读取时间要求。为了降低工厂擦写测试的成本,该IP包含了一种快速擦写模式,它比上一代产品的擦写时间缩短了70%。由于支持高达10万次的擦写次数,采用DesignWare AEON MTP ULP NVM IP的RFID和NFC的设计师可对其产品针对反复使用而进行多次重复擦写充满信心。另外,该IP集成了关键的高电压产生和分布电路,以简化集成并降低系统成本和面积。

“为了达到其系统功耗和成本的目标,处于充满竞争的无线和RFID/NFC标签市场中的设计师需要为其集成电路选择功耗最低和面积最小的NVM IP,” Synopsys IP和系统营销副总裁John Koeter说道:“Synopsys DesignWare NVM IP拥有业界最多样化的CMOS MTP IP组合,并已经成功地在40多种工艺节点上实现了超过30亿颗的芯片出货量。借助全新的DesignWare AEON MTP ULP NVM IP,Synopsys基于其多年处于领先的NVM技术,提供经过验证的、可降低集成风险同时加速产品上市时间的IP。”

供货
180纳米工艺节点的DesignWare AEON MTP ULP NVM IP已经开始供货。


本文地址:https://www.eechina.com/thread-124106-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

相关视频

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表