UPD78F0411 时钟控制(2)

发布时间:2012-12-28 17:12    发布者:zbzb12345
关键词: UPD78F0411 , 时钟控制
UPD78F0411 时钟控制(2)
1.4 控制内部低速振荡时钟示例
内部低速振荡时钟不能用作CPU 时钟。
只有如下外部硬件可以使用这个时钟。
看门狗定时器
8 位定时器H1 (选择fRL, fRL/27 或fRL/29 作为计数时钟时)
LCD 控制器/驱动器(选择fRL/23 作为LCD 时钟源时)
此外,可以通过选项字节选择如下操作模式。
内部低速振荡器不能停止
内部低速振荡器可由软件停止
在复位释放后内部低速振荡器自动开始振荡,并且如果通过选项字节允许看门狗定时器操作,则驱动看门狗定时器
(240 kHz (TYP.))。
(1) 停止内部低速振荡时钟时设置过程示例
<1> 将LSRSTOP 置1 (RCM 寄存器)
LSRSTOP 置1 时,停止内部低速振荡时钟。
(2) 内部低速振荡时钟重新振荡时设置过程示例
<1> LSRSTOP 清零(RCM寄存器)
LSRSTOP 清零时,内部低速振荡时钟重新振荡。
注意事项  如果通过选项字节选择“不能停止内部低速振荡器”,则不能控制内部低速振荡时钟的振荡。

1.5 CPU 和外部硬件所采用的时钟
下表显示了CPU 和外部硬件采用的时钟之间的关系及寄存器的设置。

备注1. XSEL: 主时钟模式寄存器(MCM)的第2 位
2. CSS: 处理器时钟控制寄存器(PCC)的第4 位
3. MCM0: MCM的第0 位
4. EXCLK: 时钟操作模式选择寄存器(OSCCTL)的第7 位
5. X:不必考虑
1.6 CPU 时钟状态转换图
图5-15 显示了该产品CPU 时钟状态转换图。

备注  在2.7 V/1.59 V POC 模式下(选项字节: POCMODE = 1),当供电电压超过2.7V(TYP.)时CPU 时钟状态转换为上图所示的(A),而在复位处理后(11 ~ 47 μs (TYP.))变到(B)。
表5-5 显示了CPU 时钟的切换过程与SFR 寄存器设置示例
                            表5-5. CPU 时钟切换与SFR 寄存器设置示例
(1) 复位释放后(A)CPU 使用内部高速振荡时钟(B)

状态转换SFR 寄存器设置
(A) →(B)SFR 寄存器不必设置(复位释放后默认状态).

(2) 复位释放后(A)CPU 使用高速系统时钟(C)
(复位释放后CPU 立即使用内部高速振荡时钟(B)。

注意事项  供电电压达到所用时钟的操作电压后,设置时钟。

(3) 复位释放后(A)CPU 使用副系统时钟(D)
(复位释放后CPU 立即使用内部高速振荡时钟(B)。

备注1. 表5-5 的(A) 到(I)对应图5-15 的(A)到(I)。
2. EXCLK, OSCSEL, OSCSELS:
时钟操作模式选择寄存器(OSCCTL)的第7、6 位和第4 位
MSTOP: 主OSC 控制寄存器(MOC)的第7 位
XSEL, MCM0: 主时钟模式寄存器(MCM)的第2 位与第0 位
CSS: 处理器时钟控制寄存器(PCC)的第4 位
(4) CPU 时钟从内部高速振荡时钟(B)切换到高速系统时钟(C)

注复位释放后该标志只能被修改一次。如果已经设置了该项,则无需再设置。
注意事项供电电压达到所用时钟的操作电压后,设置时钟(参见第二十七章电气特性(标准产品)) 。
(5) CPU 时钟从内部高速振荡时钟(B)切换到副系统时钟(D)

备注1. 表5-5 的(A) 到(I)对应图5-15 的(A)到(I)。
      2. EXCLK, OSCSEL, OSCSELS:
                             时钟操作模式选择寄存器(OSCCTL)的第7、6 位和第4 位
MSTOP:              主OSC 控制寄存器(MOC)的第7 位
XSEL, MCM0:    主时钟模式寄存器(MCM)的第2 位与第0 位
CSS:                   处理器时钟控制寄存器(PCC)的第4 位

(6) CPU 时钟从高速系统时钟(C)切换到内部高速振荡时钟(B)

(7) CPU 时钟从高速系统时钟(C)切换到副系统时钟(D)

(8) CPU时钟从副系统时钟(D)切换到内部高速振荡时钟(B)

备注1. 表5-5 的(A) 到(I)对应图5-15 的(A)到(I)。
2. MCM0: 主时钟模式寄存器(MCM)的第0 位
OSCSELS: 时钟操作模式选择寄存器(OSCCTL)的第4 位
RSTS, RSTOP: 内部振荡模式寄存器(RCM)的第7 位和第0 位
CSS: 处理器时钟控制寄存器(PCC)的第4 位

(9) CPU 时钟从副系统时钟(D)切换到高速系统时钟(C)

注复位释放后该标志只能被修改一次。如果已经设置了该项,则无需再设置。
注意事项  供电电压达到所用时钟的操作电压后,设置时钟(参见第二十七章电器特性(标准产品)) 。

(10) CPU 使用内部高速振荡时钟(B)时HALT 模式(E)的设置。
CPU 使用高速系统时钟(C)时HALT 模式(F)的设置。
CPU 使用副系统时钟(D)时HALT 模式(G)的设置。

(11) CPU 使用内部高速振荡时钟(B)时STOP 模式(H) 的设置。
CPU 使用高速系统时钟(C)时STOP 模式(I) 的设置。

备注1. 表5-5 的(A) 到(I)对应图5-15 的(A)到(I)。
2. EXCLK, OSCSEL: 时钟操作模式选择寄存器(OSCCTL)的第7 和6 位
MSTOP: 主OSC 控制寄存器(MOC)的第7 位
XSEL, MCM0: 主时钟模式寄存器(MCM)的第2 位和第0 位
CSS: 处理器时钟控制寄存器(PCC) 的第4 位

1.7 CPU 时钟切换之前的状况与切换之后的处理
CPU 时钟切换之前的状况与切换之后的处理显示如下。

1.8 CPU 时钟和主系统时钟切换所需的时间
通过设置处理器时钟控制器(PCC)的第0 位到第2 位(PCC0 到PCC2)以及第4 位(CSS),可以切换CPU 时钟(在主系统时钟和副系统时钟之间),同时可以改变主系统时钟的分频比。
修改PCC 后,实际的切换操作不会立即执行;使用切换前的时钟继续操作几个时钟(见表5-7)。
可以通过PCC 寄存器的第5 位(CLS)来确定CPU 使用主系统时钟还是副系统时钟。

注意事项  主系统时钟周期分频因子(PCC0 到PCC2)的选择,以及从主系统时钟到副系统时钟的切换(CSS 从0 变到1)不能同时设置。
但对于主系统时钟周期分频因子(PCC0 到PCC2)的选择,以及副系统时钟到主系统时钟的切换(CSS 从1变到0)可以同时设置。
备注1. 表5-7 列出的时钟数是切换前的CPU 时钟数。
2. 将CPU 时钟从主系统时钟切换到副系统时钟,可通过舍入一个时钟并舍弃小数部分来计算时钟数量(如下所示)。
示例: 将CPU 时钟从fXP/2 切换到fSUB/2 (@ 振荡频率fSUB = 32.768 kHz, fXP = 10 MHz)
fXP/fSUB = 10000/32.768 ≌305.1 →306 个时钟
通过设置主时钟模式寄存器(MCM)的第0 位(MCM0),可以切换主系统时钟(在内部高速振荡时钟和高速系统时钟之间)。
修改MCM0 后,实际的切换操作不会立即执行;使用切换前的时钟继续操作几个时钟(见表5-8)。
可以通过MCM 寄存器的第1 位(MCS)来确定CPU 使用内部高速振荡时钟还是高速系统时钟。

注意事项  当内部高速振荡时钟切换到高速系统时钟时,MCM 的第2 位(XSEL)必须预先被设置为1。XSEL 值在复位释放后只能被修改一次。
备注1. 表5-8 所列时钟数是切换之前的主系统时钟数。
2. 通过舍去小数部分,计算表5-8 的时钟数。
示例: 将主系统时钟从内部高速振荡时钟切换到高速系统时钟(@振荡频率fRH = 8 MHz, fXH = 10MHz)
1 + 2fRH/fXH = 1 + 2 x 8/10 = 1 + 2 x 0.8 = 1 + 1.6 = 2.6 → 2 个时钟

1.9 时钟振荡停止前的状况
下表列出了停止时钟振荡的寄存器标志位设置(禁止外部时钟输入)和时钟振荡停止前的状况。

1.10 外部硬件与源时钟
下表列出了78K0/LC3 中包含的外部硬件与源时钟。

注1.当CPU 使用副系统时钟且内部高速振荡时钟已经停止时,不要启动依赖由外部硬件引脚输入外部时钟的这些功能。
2.仅对 UPD78F041x。
备注  Y: 可选, N: 不可选

文章来源:http://www.originic.hk/Item/Show.asp?m=1&d=1786

本文地址:https://www.eechina.com/thread-103527-1-1.html     【打印本页】

本站部分文章为转载或网友发布,目的在于传递和分享信息,并不代表本网赞同其观点和对其真实性负责;文章版权归原作者及原出处所有,如涉及作品内容、版权和其它问题,我们将根据著作权人的要求,第一时间更正或删除。
您需要登录后才可以发表评论 登录 | 立即注册

厂商推荐

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
快速回复 返回顶部 返回列表