飞翔的乌龟002的个人空间 https://www.eechina.com/space-uid-135061.html [收藏] [复制] [分享] [RSS]

博客

高速PCB设计中布线基本要求

已有 855 次阅读2017-2-22 14:07 | PCB布线, 于博士信号完整性, PCB布线规则, 信号完整性设计

高速PCB设计中常规PCB布线,有以下基本要求:

(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)

(2)布线到板边的距离不小于20MIL。

(3)金属外壳器件下,不允许有其它网络过孔,表层布线(常见金属壳体有晶振,电池等)

(4)除封装本身引起的DRC错误外,布线不得有DRC错误,包括同名网络DRC错误,兼容设计除外。

(5)PCB设计完成后没有未连接的网络,具PCB网络与电路图网表一致。

(6)不允许出现Dangline Line。

(7)如明确不需要保留非功能焊盘,光绘文件中必须去除。

(8)建议布线到板边的距离大于2MM

(9)建议信号线优先选择内层布线

(10)建议高速信号区域相应的电源平面或地平面尽可能保持完整

(11)建议布线分布均匀,大面积无布线的区域需要辅铜,但要求不影响阻抗控制

(12)建议所有布线需倒角,倒角角度推荐45度

(13)建议防止信号线在相邻层形成边长超过200MIL的自环

(14)建议相邻层的布线方向成正交结构

说明:相邻层的布线避免走成同一方向,以减少层间串扰,如果不可避免,特别是信号速率较高时,应考虑用地平面隔离各布线层,用地信号隔离各信号线。

更多精彩文章请关注于博士信号完整性微信公众号zdcx007

或咨询于博士官方网站学习。http://www.sig007.com



路过

鸡蛋

鲜花

握手

雷人

评论 (0 个评论)

facelist

您需要登录后才可以评论 登录 | 立即注册

关于我们  -  服务条款  -  使用指南  -  站点地图  -  友情链接  -  联系我们
电子工程网 © 版权所有   京ICP备16069177号 | 京公网安备11010502021702
返回顶部